Справка
ЭБС "КОНСУЛЬТАНТ СТУДЕНТА"
Электронная библиотека технического вуза
Все издания
Вход / регистрация
Во весь экран / Свернуть
en
Версия для слабовидящих
Каталог
Все издания
Меню
Искать в книге
К результату поиска
Расширенный поиск
Закладки
На главную
Вход / регистрация
Во весь экран / Свернуть
en
Управление
Мои отчеты
Каталог
Издательства
УГС
Мои списки
Скачать приложение
Цифровые устройства
Оборот титула
Оглавление
ЧАСТЬ 1. ОСНОВЫ ТЕОРИИ ПЕРЕКЛЮЧАТЕЛЬНЫХ ФУНКЦИЙ И ЦИФРОВЫХ АВТОМАТОВ
-
Глава 1. Основы теории переключательных функций
1.1. Аксиомы, основные теоремы и тождества алгебры логики
1.2. Позиционные системы счисления
1.3. Переключательные функции
1.4. Принцип и закон двойственности
1.5. Теоремы разложения
1.6. Решение систем логических уравнений
1.7. Первичные термы, минтермы и макстермы
1.8. Совершенные нормальные формы представления функций
1.9. Конъюнктивные и дизъюнктивные термы
1.10. Минимизация переключательных функций
1.11. Диаграммы Вейча
1.12. Минимизация неполностью определенных функций, совместная минимизация нескольких функций
1.13. Скобочные формы функций
1.14. Закон двойственности для логических схем
1.15. Линейные функции
Глава 2. Анализ и синтез логических схем
2.1. Потенциальные и импульсные сигналы
2.2. Модели логических элементов
2.3. Модели логических схем
2.4. Анализ логических схем
2.5. Синтез комбинационных схем, свободных от состязаний
Глава 3. Синтез асинхронных потенциальных автоматов
3.1. Основная модель цифровых автоматов
3.2. Асинхронные потенциальные автоматы
3.3. Асинхронные потенциальные триггеры и элементы памяти
3.4. Задание асинхронных потенциальных автоматов таблицами и графами переходов
3.5. Синтез асинхронных потенциальных счетчиков
3.6. Синтез асинхронных импульсных триггеров
2.6.2. Команды пересылки и преобразования данных
2.6.3. Команды арифметических операций
2.6.4. Команды логических операций
2.6.5. Команды сравнения и нахождения максимума/минимума
2.6.6. Команды преобразованияформата чисел
2.6.7. Команды управления
2.6.8. Команды пересылки данных с управлением кэшированием
2.7. Работа процессора в защищенном и реальном режимах
2.7.1. Сегментация памяти в защищенном режиме
2.7.2. Страничная организация памяти
2.7.3. Защита памяти
2.7.4. Поддержка многозадачного режима
2.7.5. Реализация режима виртуального 8086 (V86)
2.7.6. Функционирование процессора в реальном режиме
2.8. Реализация прерываний и исключений. Обеспечение тестирования и отладки
2.8.1. Виды прерываний и исключений, реализация их обслуживания
2.8.2. Причины возникновения исключений
2.8.3. Средства обеспечения отладки
2.8.4. Реализация тестирования и контроля функционирования
2.9. RISC-микропроцессоры и RISC-микроконтроллеры семейств PowerPC (МРС60х, МРС50х)
2.9.1. RISC-микропроцессоры семейств МРС60х (PowerPC)
2.9.2. RISC-микроконтроллеры семейств MPC5xx (PowerPC)
Глава 3. Использование кэш-памяти и организация основной памяти
+
Глава 4. 8-разрядные микроконтроллеры
+
Глава 5. Коммуникационные микроконтроллеры и системы на их основе
+
Глава 6. Процессоры цифровой обработки сигналов
+
Глава 7. Программируемая логика и ее применение в микропроцессорных системах
+
Глава 8. Проектирование МПС
+
Глава 9. Архитектуры параллельных вычислительных систем
+
Список литературы
Оглавление